ARM9 Development Kit, 32 бит ARM микроконтроллер, ch563 Совет по развитию, ch563 оценки доска
  • ARM9 Development Kit, 32 бит ARM микроконтроллер, ch563 Совет по развитию, ch563 оценки доска
  • ARM9 Development Kit, 32 бит ARM микроконтроллер, ch563 Совет по развитию, ch563 оценки доска

ARM9 Development Kit, 32 бит ARM микроконтроллер, ch563 Совет по развитию, ch563 оценки доска

4 491 руб.

Описание

Ch563-это 32 бита RISC уменьшенная инструкция набор ЦП, как ядро ARM9Набор команд совместим с armv5te, поддерживает 16 бит инструкций большого пальца и повышает инструкции dsp. Система по умолчанию установлена на 62.5 мГц, до 130 мГц. Высокоинтегрированная периферия, а также высокая производительность, позволяют им широко использовать в различных встроенных приложениях.

Ph563 периферийный Компонент содержит 480 К flash, 128 К флэш-память может быть динамически выделенным SRAM, 32 К, eeprom, высокоскоростной USB/100 м Ethernet хост/раб-интерфейс, 2 SPI порта, 2 порта UART, 3 канала 10 бит АЦП, 4 общего таймера, 8 бит параллельного интерфейса, 8/16/32 пассивная Intel синхронизация интерфейса шины, интерфейса ISP, ice/JTAG в системном программировании и отладке интерфейса до 74 общих целей I/O pins.

Характеристика

Ядра:32-битный набор инструкций RISC, совместим с инструкцией по эксплуатации ARM v5te, поддерживает 16 бит инструкции большого пальца и улучшает инструкцию DSP, системаВысокая частота до

130 мГц.

Flash и Оперативная память:Флэш-накопитель 480 К, который используется для сохранения кода программы и для поддержки защиты записи, где 256 К можно использовать для загрузчика. FlashФлэш-памяти

Имейте 100 тыс., 20 лет, чтобы сохранить возможность стереть, поддержать обновление ICP/ISP.На-чипе SRAM является общим для 128 К, используемый для программы буферизации и буферизации данных. Пользователи могут по необходимости

Для самораспределения, обычный метод составляет: 32 К,64 К или 96 К как буфер оперативной памяти PROG, а остаток как оперативная память.

EEPROM:На-чипе EEPROM 32 К используется для сохранения нелетучих данных.

EthernetВстроенный Mac и DSP на основе 10/100Base-TX fast ethernet трансивер (phy) поддержка витой пары 10/100 Мбит/сСети связи, одновременно

Позвольте IEEE, 802.3802.3u fddi-tp-pmd функции Wake-on-LAN для передачи и получения независимоБайт 2 К FIFO поддерживает DMA.

USB:Встроенный в высокоскоростной USB-трансивер (phy) и USB-контроллер, поддержка USB 2, совместимость с ehci, поддержка мастера/раб/режим, поддержкаВысокая скорость/полная скорость/низкая скорость передачи

2 К + 64 является независимым байтами, байтами FIFO, и поддерживает DMA.

Spi:2 группы SPI контроллер spi0 и SPI1, скорость регулируется, до половины системы частота sclk, около 60 мГц, поддержка вводаСимплекс мультиплекс выход.

Spi0 поддерживает режим Master/Slave, 32 уровня FIFO, поддерживает DMA;SPI1 поддерживает только режим хоста, FIFO level 16.

UART: 2 группы, совместимые с 16 C550 асинхронным серийным портом UART, скорость регулируется, до одной 8 из системы частота sclk составляет около 16 Мбит/с, набор поддержки всех их

Сигналы модема, FIFO, уровень 16 поддержка pecl вход;Другая группа поддерживает только cts и RTS, но поддерживает девять номеров шины автоматически сопоставить и последовательный режим

Сэр кодек IrDA, 32 класса fifo.

АЦП: 3 канала 10 бит A/D конвертер, частота дискретизации регулируется, до 1 м в секунду, величина 8 FIFO, поддержка поднимет прерывание после ее прибытия, чтобы установить справки

Двухканальный автоматический замер, доступное программное обеспечение для алгоритма декодирования сигнала и поддержка DMA.

Время: 4 компл. из 28 таймера, ширина поддержки входного сигнала/захват сигнала (высокий/низкий/Флип), поддержка выходных данных PWM, 8 FIFO, три группы для поддержки

DMA.Встроенный таймер 0/1 с CRC специализированный последовательный декодирование и дифференциальный вход pecl, может использоваться в оптоволоконном сообщении, скорость регулируется, до 117 Мбит/с,

Поддержка DMA.

Пассивная Параллель: Обеспечьте последовательность Intel 8 пассивного параллельного порта, удобной для передачи данных с внешними системами.

Интерфейс шины: предоставьте последовательность интерфейса шины, поддержка 8-бит, 16-бит и 32-битовые данные читаются и пишут, читаются и пишут ширина регулируется.

Интерфейс отладки ice/JTAG: предоставьте стандартный интерфейс eice/JTAG для тестирования/отладки.

Низкий уровень питания: Поддержка режима низкой мощности сна, поддержка части GPIO внешний просыпается.

Чип id: каждый чип с 64-разрядным уникальным идентификационным номером ID, для облегчения передачи данных или шифрования данных.

GPIO: Инкапсуляция lqfp128 предоставляет столько, как 74 GPIO pins, часть pin-поддержки pull-up резисторов, pulldown резистор, Смит вход, два вида водительских прав.

Часть уровня поддержки прерывания GPIO или края, два уровня приоритета прерывания.

Питание: диапазон рабочего напряжения ЦП: 1.65-1.95 В (+/-0.15 В, 1.8 В);Диапазон рабочего напряжения IO: 3.0-3.6 В, 3.3 В +/-10%), можно медведь часть из I/O Port

5 В напряжения.

Характеристики

Тип товара
Передатчики FM
Бренд
MLLSE